您好,欢迎来到易妖游戏网。
搜索
您的当前位置:首页实验3-4全减器+触发器

实验3-4全减器+触发器

来源:易妖游戏网
实验三 组合逻辑电路的设计

一. 实验目的

1. 掌握中规模集成数据选择器的逻辑功能及使用方法。 2. 学习用数据选择器构成组合逻辑电路的方法。 二. 实验仪器设备 1. 数字电路实验箱

2. 芯片74LS151、74LS153 三. 实验内容和步骤

1.测试数据选择器74LS151的逻辑功能。 2.测试数据选择器74LS153的逻辑功能. 3.选用合适的数据选择器设计全减器: (1) 写出设计过程; (2) 画出接线图; (3) 验证逻辑功能。 四. 预习内容

1. 复习数据选择器的工作原理。

2. 用数据选择器对实验内容中各函数式进行预设计。 五.实验报告

1. 用数据选择器对实验内容进行设计、写出设计全过程、画出接线图、进行逻辑功能测试;

2.总结实验收获、体会。

管脚图: 引出端符号: A、B 选择输入端

1C0~1C3、2C0~2C3 数据输入端 1G、2G 选通输入端(低电平有效) 1Y、2Y 数据输出端

实验四 双稳态触发器

一、实验目的

1.熟悉J—K 触发器及D触发器的外形及外引线排列。

2.验证基本R—S 触发器、J—K 触发器及D触发器的逻辑功能。 二、 实验仪器设备

1. 数字电路实验箱 2. 示波器 3. 芯片74LS74、74LS76 三、 实验内容和步骤

1. J—K触发器逻辑功能

将74LS76的RD、SD、J、K端分别接到实验箱中的电平开关上,Q、Q分别接到两个逻辑电平指示灯上。

(1)置位、复位功能测试:J、K端置任意状态,按表4-1 完成测试。 (2) J、K功能测试

将J—K 触发器的CP端接到实验箱的单脉冲源上,按表4-2完成功能测试。 (3) 将J—K 触发器接成计数状态(J=K=1),CP端接到实验箱的时钟脉冲发

Q波形,并记录其波形。 生器的输出端上(f100Hz或2Hz),用示波器观察Q、2. D触发器功能的测试 (1)置位、复位功能测试

将74LS74 D触发器的RD、SD端分别接电平开关,CP端接手动脉冲源,置D、CP于任意位置,按表4-3 完成RD、SD功能测试。 (2)D功能测试: 按表4-4测试D触发器功能。 四、

预习内容

1. 掌握各触发器的逻辑功能。

2. 熟悉74LS74、74LS756的引脚功能。 3. 了解J—K、D触发器的触发方式。

表4-1

RD 0 SD 1 Q原态 0 1 0 1 Q现态 1 0 表4-4

测试条件 D 原状态Qn 0 1 0 1 测试结果 CP变化后触发器状态Qn1 预计态 实测态 预计态 实测态 0 1

表4-2

测试条件 J、K端 状态 J 0 K 0 测试结果 Q原 状态 0 1 0 1 0 1 0 1 预计态

CP脉冲变化后状态Qn+1 实测态 预计态 实测态 0 1 1 0 1 表4-3 RD 0 1 SD 1 Q原态 0 1 0 1 Q现态 1 0

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- vipyiyao.com 版权所有 湘ICP备2023022495号-8

违法及侵权请联系:TEL:199 18 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务